概 要
このソリューションには、ホストソフトウェアライブラリ(Windows DLLまたはLinuxスタティックライブラリ)とFPGA用の適切なIPコアが含まれています。ユーザーホストアプリケーションは、基本的なプロトコルの複雑さを隠す単純な読み取り/書き込みデータコマンドで構成される単純なAPIを介してFPGAと通信できます。ストリーミングとメモリマップの両方のアクセスがサポートされています。
ハイライト
・ 高スループット、プラグアンドプレイイーサネットインターフェイス
・ 最大120 MB /秒のデータ転送速度
・ Windows 7とLinuxで動作する
・ C、C ++、C#およびMATLAB®ユーザアプリケーションをサポート
・ 定期的なライセンス料なし
・ ベンダーに依存しない
利 点
・ FPGAとホスト間の通信に完全で使いやすいソリューション
・ 基盤となるプロトコルの複雑さに対処する必要はありません
・ 評価キットおよびリファレンスデザインが利用可能
・ 高度に構成可能
特 徴
・ FPGAとホスト間のストリーミングデータ転送
・ FPGA AXIまたはAvalonバスへのメモリマップドアクセス
・ 最大16の独立した双方向データチャネル
・ トライスピードイーサネット(10/100 / 1000Mbit /秒)
・ UDP / IPイーサネットIPコアの完全ライセンスを含む
ご提供
・ FPGAマネージャEthernet IPコア
- VHDLソースファイル(製品オプションに応じてプレーンまたは暗号化)
- リファレンスデザイン
- ユーザーマニュアル
・ FPGAマネージャEthernet IPコアリファレンスデザイン
- リファレンスデザインのトップレベルVHDLファイル(プレーンVHDL)
- UCF / XDC / SDC制約ファイル(製品オプションによる)
- ザイリンクスISE /ザイリンクスVivado™/インテル®Quartus®プロジェクトファイル(製品オプションに依存)
- トップレベルのシミュレーションテストベンチファイル(プレーンVHDL)
- トップレベルシミュレーションModelSimプロジェクトファイル
- ドキュメンテーション
・ Enclustra Ethernetホストライブラリ
- バイナリDLL
- APIヘッダーファイル
- APIユーザーマニュアル